新到貨2本75折
集成電路設計CAD/EDA工具實用教程

集成電路設計CAD/EDA工具實用教程

  • 定價:252
  • 優惠價:87219
  • 運送方式:
  • 臺灣與離島
  • 海外
  • 可配送點:台灣、蘭嶼、綠島、澎湖、金門、馬祖
  • 可配送點:台灣、蘭嶼、綠島、澎湖、金門、馬祖
載入中...
  • 分享
 

內容簡介

本書基于IC設計實例,系統全面地介紹了模擬集成電路設計和數字集成電路設計所需CAD/EDA工具的基礎知識和使用方法。

模擬集成電路設計以Cadence工具為主,同時也介紹了業界常用的Hspice電路仿真工具、Calibre版圖驗證工具以及Laker版圖繪制軟件等的使用。數字集成電路設計則介紹了從使用Matlab進行系統級建模、使用ModelSim和NC-Verilog進行仿真、使用Xilinx ISE進行FPGA硬件驗證、使用Design Compiler進行邏輯綜合直至使用Astro進行布局布線的完整設計過程,以及數字IC設計的驗證方法學及可測性設計的基本概念和流程。

本書可作為微電子及相關專業的高年級本科生和研究生的集成電路設計課程的教材,也可供集成電路領域科研人員和工程師參考。
 

目錄

第一部分 模擬集成電路設計工具及使用
第1章 典型電路仿真工具軟件
1.1 Cadence電路仿真工具包
1.1.1 設計環境簡介
1.1.2 電路圖輸入工具Virtuoso Schematic Composer
1.1.3 仿真環境工具Analog Design Environment
1.1.4 仿真結果的顯示及處理
1.1.5 建立子模塊
1.1.6 設計實例——D觸發器
1.2 Hspice電路仿真工具
1.2.1 Hspice簡介
1.2.2 *.sp文件的生成
1.2.3 運行與仿真
1.3 UltraSim仿真技術
1.3.1 UltraSim簡介
1.3.2 仿真環境設置
1.4 芯片封裝的建模與帶封裝信息的仿真
1.4.1 射頻IC封裝簡介
1.4.2 PKG軟件的具體使用
第2章 模擬集成電路設計及仿真實例
2.1 電壓基準源設計及仿真
2.1.1 電壓基準源簡介
2.1.2 電壓基準源分類
2.1.3 實現帶隙基準源的原理
2.1.4 基準源啟動電路
2.1.5 基準源噪聲
2.1.6 基準源輸出驅動
2.1.7 基準源計算機仿真
2.1.8 基準源的版圖設計
2.2 CMOS集成電路噪聲分析及仿真
2.2.1 噪聲類型
2.2.2 噪聲分析方法
2.2.3 連續時間系統的噪聲仿真
2.3 開發電容電器仿真
2.3.1 開關電容電路簡介
2.3.2 開關電容電路的精度
2.3.3 使用雙相無交疊時鐘的開關電容電路的分析方法
2.3.4 開發電容電路的Cadence仿真方法
2.3.5 開關電容電路頻率響應仿真
2.3.6 開關電容電路的噪聲仿真
第3章 版圖繪制及其工具軟件
3.1 典型CMOS工藝流程簡介
3.2 設計規則簡介
3.3 Virtuoso軟件簡介及使用
3.3.1 Virtuoso軟件啟用
3.3.2 Virtuoso快速鍵的使用
3.3.3 設計實例——反相器版圖繪制
3.3.4 PDK簡介
3.4 Laker軟件簡介及使用
3.4.1 Laker使用時需要的文件
3.4.2 Laker軟件啟用及主窗口
3.4.3 Laker基本版圖編輯功能
3.4.4 Laker特有高級版圖編輯功能
3.4.5 原理圖驅動的版圖編輯
3.4.6 設計實例——設計規則驅動的版圖設計
3.4.7 設計實例——利用Mcell完成一個二輸入與非門的版圖設計
3.5 版圖設計中的相關主題
3.5.1 天線效應
3.5.2 Dummy的設計
3.5.3 Guard Ring的設計
3.5.4 Match的設計
第4章 版圖驗證與後仿真
4.1 版圖驗證與後仿真簡介
4.2 Diva驗證工具
4.2.1 Diva DRC規則文件
4.2.2 Diva版圖提取文件
4.2.3 LVS文件的介紹
4.2.4 寄生參數提取文件
4.2.5 設計實例——非門的版圖驗證
4.3 Calibre驗證工具
4.3.1 Calibre規則文件
4.3.2 Calibre使用方法
4.3.3 數要混合電路LVS的操作方法
第5章 設計所需規則文件的詳細說明
5.1 完整的Diva DRC Extract LVS規則文件
5.1.1 Diva DRC規則文件
5.1.2 Diva Extrat規則文件
5.1.3 Diva LVS規則文件
5.2 Diva層次處理語句的圖文解釋
5.2.1 邏輯命令
5.2.2 關系命令
5.2.3 選擇命令
5.2.4 尺寸命令
5.2.5 層生成命令
5.2.6 存儲命令
5.3 Diva中DRC和寄生參數提取語句
5.3.1 Diva DRC語句
5.3.2 Diva寄生參數提取語句
第二部分 數字集成電路設計工具及使用
第6章 系統級建模與數模混合仿真
第7章 數字電路設計與Verilog
第8章 硬件描述語言的軟件仿真與FPGA硬件驗證
第9章 邏輯綜合與Design Compiler
第10章 自動布局布線及Astro
第11章 數字集成電路設計的驗證方法學
第12章 可測性設計及可測性設計軟件使用
參考文獻
 

詳細資料

  • ISBN:9787111318194
  • 規格:平裝 / 347頁 / 普通級 / 單色印刷 / 初版
  • 出版地:中國

最近瀏覽商品

 

相關活動

  • 【自然科普、電腦資訊】張忠謀親筆撰寫、獨家授權自傳,他的一生,一場不能錯過的智慧盛宴!《張忠謀自傳》
 

購物說明

溫馨提醒您:若您訂單中有購買簡體館無庫存/預售書或庫存於海外廠商的書籍,建議與其他商品分開下單,以避免等待時間過長,謝謝。

大陸出版品書況:因裝幀品質及貨運條件未臻完善,書況與台灣出版品落差甚大,封面老舊、出現磨痕、凹痕等均屬常態,故簡體字館除封面破損、內頁脫落...等較嚴重的狀態外,其餘所有商品將正常出貨。 

 

請注意,部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。

調貨時間:若您購買海外庫存之商品,於您完成訂購後,商品原則上約21~30個工作天內抵台(若有將延遲另行告知)。為了縮短等待的時間,建議您將簡體書與其它商品分開訂購,以利一般商品快速出貨。 

若您具有法人身份為常態性且大量購書者,或有特殊作業需求,建議您可洽詢「企業採購」。 

退換貨說明 

會員所購買的商品均享有到貨十天的猶豫期(含例假日)。退回之商品必須於猶豫期內寄回。 

辦理退換貨時,商品必須是全新狀態與完整包裝(請注意保持商品本體、配件、贈品、保證書、原廠包裝及所有附隨文件或資料的完整性,切勿缺漏任何配件或損毀原廠外盒)。退回商品無法回復原狀者,恐將影響退貨權益或需負擔部分費用。 

訂購本商品前請務必詳閱商品退換貨原則

  • 大夢歸離
  • 滿699現折69
  • 天官賜福2